在實(shí)際工程應(yīng)用原理設(shè)計(jì)時(shí),往往會(huì)分很多的地,比如輸入電源地、內(nèi)部電源地、功率地、模擬地、邏輯地、數(shù)字地、機(jī)殼地等。
功率地:一般指流過大電流部分電路的地,比如大功率三極管、MOS管主回路的地等;
模擬地:指模擬電路部分的地;
數(shù)字地:指邏輯電路、數(shù)字電路部分的地。
有些人會(huì)問既然是等電位,為什么要分這么多地呢?一個(gè)地設(shè)計(jì)起來不是更方便?
將它們分開,通過磁珠、電感或零歐姆電阻單點(diǎn)接觸,可以防止設(shè)計(jì)印制板時(shí)不同的地之間相互串?dāng)_,減少電磁干擾,比如數(shù)字地和模擬器之間只通過磁珠單點(diǎn)相連,可以有效地把數(shù)字地和模擬地分為兩部分,印制板上較好地分割布局,防止不同功能模塊電路之間干擾;
PI反激電源在地線的處理上都需特別注意,如下圖所示,Layout時(shí)輔助繞組地、IC信號(hào)地功率地在bulk電容處匯合,避免IC地受干擾導(dǎo)致驅(qū)動(dòng)振蕩。
Layout上還需注意:
第一,如果存在電流檢測(cè)電阻,此種場合GaN的開爾文腳與源極直接連接,否則電流采樣電阻失去作用。
第二,Source端與bulk電容地的走線盡可能短、粗,減小寄生電感Ls。驅(qū)動(dòng)電路和功率電路分開布置,避免干擾。
第三,驅(qū)動(dòng)IC及驅(qū)動(dòng)電路盡量靠近GaN一些,減小驅(qū)動(dòng)回路的走線和面積。