tanb006:
[圖片]打開吃灰的高壓測(cè)試設(shè)備,直接測(cè)兩個(gè)模塊之間的耐壓,從0.5KV起步,調(diào)整好參數(shù),按綠色鍵。[圖片][圖片][圖片]三次測(cè)試都OK。一丁點(diǎn)漏電流都沒有,滿足設(shè)計(jì)要求。這個(gè)DC-DC模塊也算是物有所值!與之前的方案相比,之前是一個(gè)PQ3230變壓器,各個(gè)繞組間的絕緣雖然在線圈上可以做到耐壓滿足,但是,在各路電壓精度、電流精度、功率、互相影響、引腳數(shù)量不夠需要飛線,這些弊端是完全避免了。接下來預(yù)告后面的電路:三相SPWM輸出功率級(jí)測(cè)試板[圖片]驅(qū)動(dòng)使用六顆UCC23313,低端并沒有省略驅(qū)動(dòng)電路,目的是為了高端與低端有同樣的速度。在普通的設(shè)計(jì)中,低端往往沒有與高端一樣使用同樣的隔離驅(qū)動(dòng),這就造成低端的速度比高端提前一點(diǎn)點(diǎn)。由于隔離驅(qū)動(dòng)芯片有個(gè)時(shí)間延遲,這個(gè)BUG不能忽略掉,所以不顧成本壓力,依然用五塊錢一顆的驅(qū)動(dòng)芯片來保證各路驅(qū)動(dòng)的一致性。測(cè)試版每一路輸出的電流限制在40毫安,也就是每一路15瓦的功耗,三路45瓦,使用50瓦功率的隔離變壓器是剛好夠用。今天準(zhǔn)備繞三個(gè)電感。用黑色磁環(huán)外徑33mm的磁環(huán),繞2mH就夠了。輸出后面的電容多畫了一些,方便測(cè)試的時(shí)候并聯(lián),也可以安裝假負(fù)載電阻,以優(yōu)化輸出波形。MCU輸出SPWM三路波形測(cè)試板[圖片]那啥商城打樣的10*10厘米單片機(jī)測(cè)試版,自己畫的四層板,目的是為了讓各個(gè)輸出IO口順序一致。強(qiáng)迫癥重度了,芯片用STC8H8K64U,計(jì)劃輸出20K左右的SPWM載波,目前用30M頻率在實(shí)驗(yàn)板跑了一組SPWM波形,頻率能達(dá)到24K,估計(jì)三組一起跑,就沒這個(gè)速度了。因此預(yù)計(jì)要上40M左右頻率才能滿足20K的SPWM頻率。后續(xù)將陸續(xù)更新進(jìn)展。