下面附有原理圖,現(xiàn)在有兩個問題:
1. 用3843我做單電壓環(huán)控制,將4腳的Rt/CT充放電波形經(jīng)過射極跟隨器后分壓送給3腳做偽鋸齒波.我的開關(guān)頻率很高.大約1MHz,現(xiàn)在我直接在1腳從外部拉電壓,看占空比的變化,結(jié)果最大和最小占空比都被限住.最大占空比被限住因為Rt/CT端放電需要時間和內(nèi)部齊納管的原因,可以減小4腳的電容和改變分壓解決,但是最大占空比越大,最小占空比也越大,不再平滑變小了,這時為什么啊?有人碰到過嗎?怎么解決啊?現(xiàn)在最小占空比智能小到0.4左右.
2. 因為我不用內(nèi)部的基準(zhǔn),所以我直接在外面用運(yùn)放做補(bǔ)償,然后將輸出接到1腳,這樣子屏蔽內(nèi)部的運(yùn)放可行嗎?
UC3843做單電壓環(huán)控制,有點問題,請大蝦幫幫忙
全部回復(fù)(11)
正序查看
倒序查看
1281421247190081.doc ,這是控制部分的電路圖
0
回復(fù)
@hiker1102
Vcomp端電壓現(xiàn)在我是從外邊拉電壓,看占空比變化的,可以到0,但是到2.6V左右時,占空比為0.35,再減小一點1腳電壓,占空比就沒了,不能像之前那樣均勻減小
你看內(nèi)部結(jié)構(gòu)圖.1腳后面有兩個二極管然后兩個電阻分壓再后面是一個1V穩(wěn)壓管.所以如果你想實驗驗證自己的想法首先要保證三角波最高電壓小于1V.這樣才能得到最大占空比.
另外你1腳2.6V,但折合到后面的比較器上的已經(jīng)很小了,但為什么是從35%突變.一下子也想不出哪里的問題.你最好先保證3腳,再把頻率降低一點再試驗看看,這個芯片能不能上到1M?任何電路都有延時的.你上1M.只要延時零點幾US.你的占空比下不來
另外你1腳2.6V,但折合到后面的比較器上的已經(jīng)很小了,但為什么是從35%突變.一下子也想不出哪里的問題.你最好先保證3腳,再把頻率降低一點再試驗看看,這個芯片能不能上到1M?任何電路都有延時的.你上1M.只要延時零點幾US.你的占空比下不來
0
回復(fù)
@coolday186
你看內(nèi)部結(jié)構(gòu)圖.1腳后面有兩個二極管然后兩個電阻分壓再后面是一個1V穩(wěn)壓管.所以如果你想實驗驗證自己的想法首先要保證三角波最高電壓小于1V.這樣才能得到最大占空比.另外你1腳2.6V,但折合到后面的比較器上的已經(jīng)很小了,但為什么是從35%突變.一下子也想不出哪里的問題.你最好先保證3腳,再把頻率降低一點再試驗看看,這個芯片能不能上到1M?任何電路都有延時的.你上1M.只要延時零點幾US.你的占空比下不來
恩,3腳的波形可以保證,頻率降低點占空比倒是可以拉得更低點,基本上都是脈寬減小到400nS左右,不能再小了,所以頻率越低的話,同樣的脈寬,占空比就越小了.至于芯片,是可以做到1MHz的.
0
回復(fù)