
-Catapult AI NN 是一款全面解決方案,能夠幫助軟件工程師綜合 AI 神經(jīng)網(wǎng)絡(luò)
-軟件開發(fā)團(tuán)隊(duì)能夠?qū)⑹褂?Python 設(shè)計(jì)的 AI 模型無縫轉(zhuǎn)換為基于芯片的實(shí)現(xiàn),與標(biāo)準(zhǔn)處理器相比,有助于更快、更節(jié)能的執(zhí)行
西門子數(shù)字化工業(yè)軟件日前推出 Catapult? AI NN 軟件,可幫助神經(jīng)網(wǎng)絡(luò)加速器在專用集成電路 (ASIC) 和芯片級系統(tǒng) (SoC) 上進(jìn)行高層次綜合 (HLS)。Catapult AI NN 是一個(gè)綜合性解決方案,它能夠獲取 AI 框架中的神經(jīng)網(wǎng)絡(luò)描述,然后將其轉(zhuǎn)換為 C++ 代碼,并合成為 Verilog 或 VHDL 語言的 RTL 加速器,以便在芯片中實(shí)現(xiàn)。
Catapult AI NN 集成了用于機(jī)器學(xué)習(xí)硬件加速的開源軟件包 hls4ml,以及用于高層次綜合的西門子 Catapult? HLS 軟件。Catapult AI NN 由西門子與美國能源部費(fèi)米實(shí)驗(yàn)室以及其他為 hls4ml 做出貢獻(xiàn)的機(jī)構(gòu)合作開發(fā),能滿足機(jī)器學(xué)習(xí)加速器設(shè)計(jì)對于定制芯片功耗、性能和面積 (PPA) 方面的獨(dú)特要求。
西門子數(shù)字化工業(yè)軟件副總裁兼高層次設(shè)計(jì)、驗(yàn)證和功耗總經(jīng)理 Mo Movahed 表示:“無論是神經(jīng)網(wǎng)絡(luò)模型的交接過程,還是其向硬件實(shí)現(xiàn)的手動轉(zhuǎn)換,效率都非常很低,并且耗時(shí)、容易出錯(cuò),特別是在創(chuàng)建和驗(yàn)證針對特定性能、功耗和面積定制的硬件加速器變體時(shí)。通過讓科學(xué)家和 AI 專家充分利用行業(yè)標(biāo)準(zhǔn)的 AI 框架 (例如神經(jīng)網(wǎng)絡(luò)模型設(shè)計(jì)),并將這些模型無縫綜合到已經(jīng)經(jīng)過 PPA 優(yōu)化的硬件設(shè)計(jì)中,我們能夠?yàn)?AI/ML 軟件工程師創(chuàng)造更多可能。使用西門子新的 Catapult AI NN 解決方案,開發(fā)人員能夠在軟件開發(fā)過程中自動實(shí)現(xiàn)神經(jīng)網(wǎng)絡(luò)模型,同時(shí)進(jìn)行 PPA 優(yōu)化,有效提升 AI 的開發(fā)效率,并實(shí)現(xiàn)加速創(chuàng)新?!?nbsp;
隨著 runtime AI 和機(jī)器學(xué)習(xí)任務(wù)從數(shù)據(jù)中心遷移至消費(fèi)電器、醫(yī)療設(shè)備等領(lǐng)域,客戶對合適大小的 AI 硬件的需求也在快速增長,以減少功耗,降低成本,并實(shí)現(xiàn)終端產(chǎn)品差異化。然而,比起可綜合的 C++、Verilog 或 VHDL,多數(shù)機(jī)器學(xué)習(xí)專家更習(xí)慣使用 TensorFlow、PyTorch 或 Keras 等工具。過去,AI 專家要在合適大小的 ASIC 或 SoC 實(shí)現(xiàn)中加快機(jī)器學(xué)習(xí)應(yīng)用,其實(shí)并沒有捷徑可走。hls4ml 計(jì)劃旨在將 TensorFlow、PyTorch 或 Keras 等 AI 框架中的神經(jīng)網(wǎng)絡(luò)描述生成 C++ 代碼,幫助彌補(bǔ)這一缺陷。隨后即可部署這些 C++ 代碼,用于 FPGA、ASIC 或 SoC 實(shí)現(xiàn)。
Catapult AI NN 能夠?qū)?hls4ml 的功能擴(kuò)展到 ASIC 和 SoC 設(shè)計(jì),它包括針對 ASIC 設(shè)計(jì)量身定制的專用 C++ 機(jī)器學(xué)習(xí)功能資源庫。使用這些功能,設(shè)計(jì)人員能夠在各個(gè) C++ 代碼實(shí)現(xiàn)之間進(jìn)行延時(shí)和資源方面的權(quán)衡,從而實(shí)現(xiàn) PPA 的優(yōu)化。此外,設(shè)計(jì)人員現(xiàn)在還能夠評估不同神經(jīng)網(wǎng)絡(luò)設(shè)計(jì)的影響,以確定硬件的理想神經(jīng)網(wǎng)絡(luò)結(jié)構(gòu)。
“粒子探測器有非常嚴(yán)格的邊緣 AI 約束條件,”費(fèi)米實(shí)驗(yàn)室的新興技術(shù)主管 Panagiotis Spentzouris 表示,“我們與西門子合作開發(fā) Catapult AI NN,這種綜合性框架充分利用了我們的科學(xué)家和 AI 專家的專業(yè)知識,即便他們并不是 ASIC 設(shè)計(jì)人員。此外,這種框架也非常適合經(jīng)驗(yàn)豐富的硬件專家使用。”
Catapult AI NN 目前已向早期采用者提供,并將于 2024 年第 4 季度向所有用戶開放。如需了解有關(guān) Catapult AI NN 的更多信息,請?jiān)L問 https://eda.sw.siemens.com/en-US/ic/catapult-high-level-synthesis/.
西門子數(shù)字化工業(yè)軟件通過 Siemens Xcelerator 開放式數(shù)字商業(yè)平臺的軟件、硬件和服務(wù),幫助各規(guī)模企業(yè)實(shí)現(xiàn)數(shù)字化轉(zhuǎn)型。西門子的工業(yè)軟件和全面的數(shù)字孿生可助力企業(yè)優(yōu)化設(shè)計(jì)、工程與制造流程,將創(chuàng)新想法變?yōu)榭沙掷m(xù)的產(chǎn)品,從芯片到系統(tǒng),從產(chǎn)品到制造,跨越各個(gè)行業(yè),創(chuàng)造數(shù)字價(jià)值。Siemens Digital Industries Software - Accelerating transformation.
如需了解更多信息,請?jiān)L問西門子中國網(wǎng)站:www.siemens.com.cn。
聲明:本內(nèi)容為作者獨(dú)立觀點(diǎn),不代表電源網(wǎng)。本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時(shí)和您確認(rèn),避免給雙方造成不必要的經(jīng)濟(jì)損失,請電郵聯(lián)系我們,以便迅速采取適當(dāng)處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
2025 西門子 EDA 技術(shù)峰會滬上啟幕 迎接 AI 重構(gòu)與軟件定義“芯”時(shí)代 | 25-08-29 09:19 |
---|---|
西門子獲評 2025 PLM 分析師評估“領(lǐng)導(dǎo)者”稱號 | 25-08-08 15:38 |
西門子 Veloce CS 助力 Arm Neoverse 計(jì)算子系統(tǒng)驗(yàn)證與確認(rèn) | 25-07-28 16:34 |
軟件定義時(shí)代的左移策略 | 25-07-24 16:14 |
西門子與聯(lián)華電子攜手運(yùn)用 mPower 技術(shù)推進(jìn) EM/IR 分析 | 25-07-22 17:26 |
微信關(guān)注 | ||
![]() |
技術(shù)專題 | 更多>> | |
![]() |
技術(shù)專題之EMC |
![]() |
技術(shù)專題之PCB |