
人工智能的快速發(fā)展正在引發(fā)數(shù)據(jù)中心的深入變革;計算密集型工作負載對CPU、加速器和存儲之間的低延遲、高帶寬連接提出了前所未有的高要求。Compute Express Link®(CXL®)互連技術(shù)為數(shù)據(jù)中心的性能和效率提升開辟了新的途徑。
面對日益復(fù)雜的AI工作負載,數(shù)據(jù)中心各組件之間的高效通信變得至關(guān)重要。CXL通過提供低延遲、高帶寬的連接來滿足這一需求,從而提高整體內(nèi)存和系統(tǒng)性能。
數(shù)據(jù)中心內(nèi)存面臨的挑戰(zhàn)
CXL 3.1的數(shù)據(jù)傳輸速率高達64 GT/s并提供多層(網(wǎng)絡(luò)連接)交換,可實現(xiàn)高度可擴展的內(nèi)存池和共享。這些特色功能將成為下一代數(shù)據(jù)中心的關(guān)鍵,既能夠減少高昂的內(nèi)存成本和閑置的內(nèi)存資源,又能夠根據(jù)需要提供更高的內(nèi)存帶寬和容量。
Rambus CXL 3.1控制器IP憑借靈活的設(shè)計,適用于ASIC和FPGA的實現(xiàn)。它采用適用于CXL.io協(xié)議的Rambus PCIe® 6.1控制器架構(gòu),并且增加了CXL特有的CXL.cache和CXL.mem協(xié)議。內(nèi)置的零延遲完整性和數(shù)據(jù)加密(IDE)模塊可提供最先進的安全性,防止針對CXL和PCIe鏈路的物理攻擊。這款控制器既可以單獨交付,也可以與客戶選擇的CXL 3.1/PCIe 6.1 PHY集成。
CXL 3.1 控制器模塊圖
Rambus半導(dǎo)體IP總經(jīng)理Neeraj Paliwal表示:“生成式AI和其他高工作負載的性能需求需要由CXL支持的新架構(gòu)解決方案。Rambus CXL 3.1數(shù)字控制器IP擴大了我們在這一關(guān)鍵領(lǐng)域的領(lǐng)先地位,為我們客戶的尖端芯片設(shè)計提供了CXL最新演進標準中的吞吐量、可擴展性和安全。
CXL是數(shù)據(jù)中心的關(guān)鍵互連技術(shù),可應(yīng)對數(shù)據(jù)密集型工作負載所帶來的諸多挑戰(zhàn)。與Lou Ternullo一起參加我們即將召開的網(wǎng)絡(luò)研討會“挖掘CXL 3.1和PCIe 6.1在下一代數(shù)據(jù)中心中的潛力”,了解CXL和PCIe互連技術(shù)如何幫助設(shè)計人員優(yōu)化數(shù)據(jù)中心內(nèi)存基礎(chǔ)設(shè)施解決方案。
聲明:本內(nèi)容為作者獨立觀點,不代表電源網(wǎng)。本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經(jīng)濟損失,請電郵聯(lián)系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
Rambus推出面向下一代AI PC內(nèi)存模塊的業(yè)界領(lǐng)先客戶端芯片組 | 25-05-15 16:16 |
---|---|
意法半導(dǎo)體首個硅光技術(shù)PIC100具有優(yōu)異的性能和能效,勾勒出硅光技術(shù)在數(shù)據(jù)中心市場上的發(fā)展前景 | 25-04-29 15:08 |
Rambus 通過新一代CryptoManager安全IP解決方案增強數(shù)據(jù)中心與人工智能保護 | 25-04-16 14:18 |
數(shù)據(jù)中心電源革命:德州儀器以高集成化與高頻技術(shù)推動效率躍升 | 25-04-14 10:32 |
數(shù)據(jù)中心現(xiàn)場能源:探索未來的全新供電解決方案 | 25-04-11 17:27 |
微信關(guān)注 | ||
![]() |
技術(shù)專題 | 更多>> | |
![]() |
技術(shù)專題之EMC |
![]() |
技術(shù)專題之PCB |