日韩在线不卡免费视频一区,日韩欧美精品一区二区三区经典,日产精品码2码三码四码区,人妻无码一区二区三区免费,日本feerbbwdh少妇丰满

微軟公司宣布不再支持你正在使用的 IE瀏覽器,這會(huì)嚴(yán)重影響瀏覽網(wǎng)頁,請(qǐng)使用微軟最新的Edge瀏覽器
廠商專區(qū)
產(chǎn)品/技術(shù)
應(yīng)用分類

Astera Labs拓展新領(lǐng)域 以專用解決方案解決數(shù)據(jù)中心連接瓶頸

2021-03-11 19:13 來源:Astera Labs 編輯:電源網(wǎng)

智能系統(tǒng)連接解決方案的先驅(qū)Astera Labs今日宣布拓展其關(guān)注領(lǐng)域,目的是解決以數(shù)據(jù)為中心(data-centric)的應(yīng)用系統(tǒng)的性能瓶頸。全新的Aries Compute Express Link?(CXL? 2.0)Smart Retimer(PT5161LX、PT5081LX)產(chǎn)品系列是面向低時(shí)延的CXL.io連接方案,是其布局新領(lǐng)域的首款解決方案,目前正積極與戰(zhàn)略性客戶進(jìn)行樣品驗(yàn)證。

Astera Labs首席執(zhí)行官Jitendra Mohan表示:“隨著我們拓展至CXL生態(tài)系統(tǒng),Astera Labs實(shí)現(xiàn)了再次躍進(jìn),通過提供專用解決方案來實(shí)現(xiàn)復(fù)雜的異構(gòu)運(yùn)算與可重組的分解式系統(tǒng)拓?fù)??;谠赑CI Express®(PCIe®) 4.0和5.0互連領(lǐng)域的領(lǐng)先地位,Astera Labs的Aries CXL Smart Retimer產(chǎn)品提供了實(shí)現(xiàn)全新的工作負(fù)載優(yōu)化平臺(tái)的無縫通道?!?

急速增加的數(shù)據(jù)以及人工智能和機(jī)器學(xué)習(xí)等特定工作負(fù)載的主流化,都要求專用加速器與通用CPU在相同的主板或機(jī)架內(nèi)協(xié)同工作,同時(shí)共享內(nèi)存空間。CXL 2.0互連對(duì)實(shí)現(xiàn)此類緩存一致性的系統(tǒng)拓?fù)渲陵P(guān)重要。

Astera Labs創(chuàng)始投資人Avigdor Willenz表示:“如同我們先前投資的Annapurna Labs與Habana Labs一樣,Astera Labs正以專用解決方案的先驅(qū)姿態(tài)邁步前行。我相信Astera Labs最新的CXL與PCIe連接解決方案,對(duì)于在云端實(shí)現(xiàn)人工智能的全部潛力至關(guān)重要?!?

CXL聯(lián)盟總裁Barry McAuliffe表示:“做為CXL聯(lián)盟的早期成員,Astera Labs積極貢獻(xiàn)其在連接方面的專業(yè)知識(shí),推動(dòng)CXL標(biāo)準(zhǔn)的發(fā)展。很高興看到其首款CXL芯片產(chǎn)品上市,支持快速成長的CXL生態(tài)系統(tǒng)?!?

與Intel成功且持續(xù)擴(kuò)大的合作,使得數(shù)據(jù)中心承載運(yùn)算及延遲敏感的工作負(fù)載成為可能

Astera Labs同時(shí)宣布在Aries Smart Retimer產(chǎn)品系列提供全新的低延遲模式(Low Latency Mode),可與Intel Xeon Scalable處理器進(jìn)行PCIe連接。此項(xiàng)進(jìn)展是與Intel公司密切合作的成果,可進(jìn)一步將PCIe鏈路時(shí)延降低至10ns以下,并提升以數(shù)據(jù)為中心的工作負(fù)載性能。Astera Labs是首家與Intel Xeon Scalable處理器(代號(hào)Sapphire Rapids)在PCIe 5.0接口上實(shí)現(xiàn)強(qiáng)壯互連的廠商。

此外,Astera Labs發(fā)布其Equinox產(chǎn)品,它是適用于PCIe/CXL應(yīng)用的新型即插即用Smart Retimer Add-in-Card。與Intel公司合作開發(fā)的Equinox卡和相關(guān)專用固件可簡化采用Intel最新Xeon Scalable處理器開發(fā)PCIe 5.0系統(tǒng)。這展現(xiàn)了Astera Labs的一種轉(zhuǎn)變,即通過其提供易用的即插即用板卡,迅速實(shí)現(xiàn)復(fù)雜的系統(tǒng)拓?fù)洹?

Intel公司企業(yè)副總裁兼數(shù)據(jù)中心工程與架構(gòu)部門總經(jīng)理Zane Ball表示:“PCIe Gen5和CXL是目前乃至未來在異構(gòu)運(yùn)算工作負(fù)載和數(shù)據(jù)中心架構(gòu)的基礎(chǔ)技術(shù)。我們正與Astera Labs等生態(tài)系統(tǒng)領(lǐng)導(dǎo)者合作,為即將發(fā)布的Intel Xeon Scalable平臺(tái)(代號(hào)Sapphire Rapids)及其他平臺(tái)大幅降低PCIe和CXL的互連延遲。”

聲明:本內(nèi)容為作者獨(dú)立觀點(diǎn),不代表電源網(wǎng)。本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請(qǐng)注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時(shí)和您確認(rèn),避免給雙方造成不必要的經(jīng)濟(jì)損失,請(qǐng)電郵聯(lián)系我們,以便迅速采取適當(dāng)處理措施;歡迎投稿,郵箱∶editor@netbroad.com。

微信關(guān)注
技術(shù)專題 更多>>
技術(shù)專題之EMC
技術(shù)專題之PCB

頭條推薦

電子行業(yè)原創(chuàng)技術(shù)內(nèi)容推薦
客服熱線
服務(wù)時(shí)間:周一至周五9:00-18:00
微信關(guān)注
獲取一手干貨分享
免費(fèi)技術(shù)研討會(huì)
editor@netbroad.com
400-003-2006